





## 4. Validierung im Labor und 5. Ergebnisauswertung

Für die Validierung wird das in **Abb. 6** dargestellte Labornetz, mit zunächst konservativen Reglereinstellungen, schrittweise in Betrieb genommen. Die Validierung weist nach, ob ein stabiler Betrieb für das entwickelte Regelungskonzept in verschiedenen Betriebspunkten erreicht wird. Hierbei zeigen sich Probleme der Stabilität, trotz simulativ erprobten Reglereinstellungen, wie **Abb. 7** verdeutlicht. Eine adäquate Netzspannung ist hier nicht gegeben und veranlasst zu weiteren Iterationsschritten ab Stufe **2**.

Faktoren für Instabilität können vielfältig sein und sind basierend auf erworbenen Erkenntnissen im Labor in **Tabelle 1** zusammengefasst. Durch mehrmalige Iteration wird eine stabile Netzspannung, wie in **Abb. 8** dargestellt, erreicht. Nach Aktivierung der Regelung zum Zeitpunkt t = 40 ms werden die Spannungsasymmetrien kompensiert, und die Performance kann analysiert werden.

### **Tabelle 1**: Identifizierte Faktoren

### **Erkenntnisse aus dem Echtzeitlabor**

- Ungenaue Bauteilwerte z.B. des Filters und der Leitungsimpedanz
- Ungenügende zeitliche Entkopplung der Stromregler- und Spannungsreglerbandbreite voneinander und zur Schaltfrequenz
- Schrittweise Inbetriebnahme muss Integratorzustände berücksichtigen und Integrator Wind-Up verhindern



# Von der Idee zum Prototyp im Labornetz: Systemanalyse und Design zukunftsfähiger Verteilnetze

Stefan Häselbarth, Benjamin Fellmann, Maren Kuschke und Kai Strunz Chair of Sustainable Electric Networks and Sources of Energy (SENSE), Technische Universität Berlin

# Einführung und Methodik

Spannungsasymmetrien können in zukünftigen Verteilnetzen verstärkt vorkommen. Grund hierfür sind vor allem ein hoher Zuwachs an Elektromobilität [1] und PV-Erzeugungsanlagen im Niederspannungs-Verteilnetz. Diese, über leistungselektronische Umrichter angeschlossenen Verbraucher und Erzeuger, können zu einer starken unsymmetrischen Netzbelastung führen, welche Spannungsasymmetrien zur Folge hat. Dies wurde im echtzeitfähigen Labor, dargestellt in Abb. 1, an der Technischen Universität Berlin untersucht.

Das Problem der Spannungsasymmetrien ist in **Abb. 2** gezeigt und entsteht durch unterschiedlich hohe Phasenströ-

me. Diese Asymmetrien müssen kompensiert werden, um den Grenzwerten im IEEE Standard 1159 zu entsprechen. Hierfür wird ⊿ eine Methodik für System-



analyse und Reglerdesign entwickelt und in den abgebildeten Stufen 1 bis 5 verdeutlicht.

# Kompensation von Asymmetrien Asymmetrien $-V_a - V_b - V_c$ 200

### **Abb. 8**: Aktivierung der Regelung und Kompensation der Asymmetrien.

# Konklusion

Bedingt durch Unwägbarkeiten im Software-Simulationsmodell ist abweichendes Verhalten in der Realität zu erwarten. Für die sichere Energieversorgung und das Verständnis tatsächlicher Vorgänge ist daher die umfängliche Validierung im Hardware-Labor ein elementarer Bestandteil der gezeigten Methodik. Grundlage hierfür bildet eine quantitative Performance-Analyse der Prototypen anhand folgender Parameter:



**Abb. 9**: *Performance-Analyse*.

- Schnelligkeit des Reglers

Die Ergebnisse aus **Abb. 8** zeigen, dass Spannungsasymmetrien in Verteilnetzen durch multifunktionale Umrichter effektiv kompensiert werden können. Anhand der angegebenen Parameter lässt sich die Einhaltung des IEEE Standard 1159 überprüfen. So wird ein zuverlässiger Netzbetrieb, auch mit unsymmetrischen Lasten bei hoher Durchdringung mit leistungselektronischen Komponenten, erreicht. 90 kVA 4-Leiter Umrichter





 Genauigkeit der Symmetrie, quantifizierbar durch Voltage Unbalance Factor (VUF) Genauigkeit der Spannungsregelung Überschwingen und transientes Verhalten



DSP

4-Leiter Umrichter

( $Z_{f}$ 



Die in Stufe 2 entwickelte Regelung wird auf einem Digitalsignalprozessor (DSP) implementiert. Der DSP kann in MATLAB/Simulink programmiert werden und kompiliert anschließend die Blöcke in

Passiv gedämpfter LCL-Filter

400 V L-L / 230 V L-N

8 kHz Schaltfrequenz

Embedded C- Code. Dies ermöglicht schnelle Änderungen und Anpassungen im Sinne von Rapid Control Prototyping. Der DSP übernimmt die Ansteuerung des 4-Leiter Umrichters, welcher Verbraucher im echtzeitfähigen Labor entsprechend Abb. 6 versorgt. Gefördert durch:



Bundesministerium für Wirtschaft und Energie

### aufgrund eines Beschlusses des Deutschen Bundestages

quenzbereich mit Bodediagrammen evaluiert und nachfolgend durch Simulation bestätigt.

## 3. Implementierung im echtzeitfähigen Labor

